Publicación: DISEÑO DE UN AMPLIFICADOR RIEL A RIEL CON TECNOLOGÍA CMOS 0,18 µm (DESIGN OF A RAIL-TO-RAIL AMPLIFIER WITH 0.18 µm TECHNOLOGY)
dc.contributor.author | Hernández, Diego F. | spa |
dc.contributor.author | Antolínez, Juan F. | spa |
dc.contributor.author | Pineda, Elkin Y. | spa |
dc.contributor.author | Yamhure, Germán | spa |
dc.contributor.author | Páez, Carlos Iván | spa |
dc.date.accessioned | 2013-11-07 00:00:00 | |
dc.date.accessioned | 2022-06-17T20:17:35Z | |
dc.date.available | 2013-11-07 00:00:00 | |
dc.date.available | 2022-06-17T20:17:35Z | |
dc.date.issued | 2013-11-07 | |
dc.description.abstract | En este artículo se realiza el análisis, diseño y simulación de un amplificador rail to rail R-R (riel a riel) a la entrada y a la salida utilizando una fuente sencilla de 3,3 V. La tecnología usada fue CMOS TSMC de 0,18 µm, de bajo costo relativo para uso académico. El proceso de implementación se hizo con herramientas industrial Synopsys. En el artículo se detalla la etapa de entrada R-R complementaria, se describen el circuito sumador y la etapa de salida R-R clase AB. Finalmente, se muestran el layout definitivo y los resultados de la evaluación del diseño.Abstract: This paper shows the full analysis, design and simulation of a 3.3 V CMOS input/output rail to rail or R-R operational amplifier using the design kit for the Synopsys tools. The technology used was CMOS TSMC 0.18µm whose cost is low for academic purposes. This paper details the complementary input stage R-R, the summing circuit and the R-R output stage class AB. At last the final layout and the results of simulation are shown. | spa |
dc.description.abstract | En este artículo se realiza el análisis, diseño y simulación de un amplificador rail to rail R-R (riel a riel) a la entrada y a la salida utilizando una fuente sencilla de 3,3 V. La tecnología usada fue CMOS TSMC de 0,18 µm, de bajo costo relativo para uso académico. El proceso de implementación se hizo con herramientas industrial Synopsys. En el artículo se detalla la etapa de entrada R-R complementaria, se describen el circuito sumador y la etapa de salida R-R clase AB. Finalmente, se muestran el layout definitivo y los resultados de la evaluación del diseño.Abstract: This paper shows the full analysis, design and simulation of a 3.3 V CMOS input/output rail to rail or R-R operational amplifier using the design kit for the Synopsys tools. The technology used was CMOS TSMC 0.18µm whose cost is low for academic purposes. This paper details the complementary input stage R-R, the summing circuit and the R-R output stage class AB. At last the final layout and the results of simulation are shown. | eng |
dc.format.mimetype | application/pdf | spa |
dc.identifier.eissn | 2463-0950 | |
dc.identifier.issn | 1794-1237 | |
dc.identifier.uri | https://repository.eia.edu.co/handle/11190/4831 | |
dc.identifier.url | https://revistas.eia.edu.co/index.php/reveia/article/view/458 | |
dc.language.iso | spa | spa |
dc.publisher | Fondo Editorial EIA - Universidad EIA | spa |
dc.relation.bitstream | https://revistas.eia.edu.co/index.php/reveia/article/download/458/450 | |
dc.relation.citationedition | Núm. 17 , Año 2012 | spa |
dc.relation.citationendpage | 181 | |
dc.relation.citationissue | 17 | spa |
dc.relation.citationstartpage | 167 | |
dc.relation.citationvolume | 9 | spa |
dc.relation.ispartofjournal | Revista EIA | spa |
dc.rights | Revista EIA - 2013 | spa |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | spa |
dc.rights.coar | http://purl.org/coar/access_right/c_abf2 | spa |
dc.rights.creativecommons | Esta obra está bajo una licencia internacional Creative Commons Atribución-NoComercial-SinDerivadas 4.0. | spa |
dc.rights.uri | https://creativecommons.org/licenses/by-nc-nd/4.0 | spa |
dc.source | https://revistas.eia.edu.co/index.php/reveia/article/view/458 | spa |
dc.subject | amplificador carril a carril | spa |
dc.subject | CMOS | spa |
dc.subject | layout. Keywords | spa |
dc.subject | rail to rail operational amplifier | spa |
dc.subject | CMOS. | spa |
dc.title | DISEÑO DE UN AMPLIFICADOR RIEL A RIEL CON TECNOLOGÍA CMOS 0,18 µm (DESIGN OF A RAIL-TO-RAIL AMPLIFIER WITH 0.18 µm TECHNOLOGY) | spa |
dc.title.translated | DISEÑO DE UN AMPLIFICADOR RIEL A RIEL CON TECNOLOGÍA CMOS 0,18 µm (DESIGN OF A RAIL-TO-RAIL AMPLIFIER WITH 0.18 µm TECHNOLOGY) | eng |
dc.type | Artículo de revista | spa |
dc.type | Journal article | eng |
dc.type.coar | http://purl.org/coar/resource_type/c_6501 | spa |
dc.type.coar | http://purl.org/coar/resource_type/c_6501 | spa |
dc.type.coarversion | http://purl.org/coar/version/c_970fb48d4fbd8a85 | spa |
dc.type.content | Text | spa |
dc.type.driver | info:eu-repo/semantics/article | spa |
dc.type.redcol | http://purl.org/redcol/resource_type/ARTREF | spa |
dc.type.version | info:eu-repo/semantics/publishedVersion | spa |
dspace.entity.type | Publication |