• Español
  • English
  • Iniciar sesión
    o
    ¿Nuevo Usuario? Registrarse¿Has olvidado tu contraseña?
Logotipo del repositorioREPOSITORIO INSTITUCIONAL
  • Inicio
  • Comunidades
  • Navegar
  1. Inicio
  2. Examinar por materia

Examinando por Materia "amplificador carril a carril"

Mostrando 1 - 1 de 1
Resultados por página
Opciones de ordenación
  • Cargando...
    Miniatura
    PublicaciónSólo datos
    DISEÑO DE UN AMPLIFICADOR RIEL A RIEL CON TECNOLOGÍA CMOS 0,18 µm (DESIGN OF A RAIL-TO-RAIL AMPLIFIER WITH 0.18 µm TECHNOLOGY)
    (Fondo Editorial EIA - Universidad EIA, 2013-11-07) Hernández, Diego F.; Antolínez, Juan F.; Pineda, Elkin Y.; Yamhure, Germán; Páez, Carlos Iván
    En este artículo se realiza el análisis, diseño y simulación de un amplificador rail to rail R-R (riel a riel) a la entrada y a la salida utilizando una fuente sencilla de 3,3 V. La tecnología usada fue CMOS TSMC de 0,18 µm, de bajo costo relativo para uso académico. El proceso de implementación se hizo con herramientas industrial Synopsys. En el artículo se detalla la etapa de entrada R-R complementaria, se describen el circuito sumador y la etapa de salida R-R clase AB. Finalmente, se muestran el layout definitivo y los resultados de la evaluación del diseño.Abstract: This paper shows the full analysis, design and simulation of a 3.3 V CMOS input/output rail to rail or R-R operational amplifier using the design kit for the Synopsys tools. The technology used was CMOS TSMC 0.18µm whose cost is low for academic purposes. This paper details the complementary input stage R-R, the summing circuit and the R-R output stage class AB. At last the final layout and the results of simulation are shown.
Universidad EIA Biblioteca CROAI

Sede Las Palmas:

Calle 23 AA Sur Nro. 5-200, Kilómetro 2+200 Variante al Aeropuerto José María Córdova, Envigado-Antioquia.
Código Postal: 055428 Tel: (604) 354 90 90
Tel-2: 3187754729 Fax: (574) 386 11 60

Cómo llegar
Sistema DSPACE 7 - Metabiblioteca | logo