• Español
  • English
  • Iniciar sesión
    o
    ¿Nuevo Usuario? Registrarse¿Has olvidado tu contraseña?
Logotipo del repositorioREPOSITORIO INSTITUCIONAL
  • Inicio
  • Comunidades
  • Navegar
  1. Inicio
  2. Examinar por materia

Examinando por Materia "Memorias"

Mostrando 1 - 1 de 1
Resultados por página
Opciones de ordenación
  • Cargando...
    Miniatura
    PublicaciónAcceso abierto
    Adquisición y Serialización de Datos con ADC de Alta Velocidad Mediante FPGA
    (2022) Ávila Gómez, Daniel; Rincón Gil, Edgar
    RESUMEN: Como consecuencia del rápido crecimiento en el desarrollo tecnológico en las últimas décadas, múltiples aplicaciones han encontrado una apertura a diversos campos que antes eran temas soñados por las limitantes que presentaban. Con el aumento de dispositivos que desafían a la ley de Moore, y la implementación de compuertas lógicas cada vez más pequeñas, aparece una nueva necesidad: el desarrollo de sistemas capaces de operar en forma exitosa con estas nuevas condiciones para adquirir y transmitir datos. En respuesta a esto, surgen los conversores análogo-digitales de altas velocidades, capaces de tomar datos y transformarlos en elementos lógicos para que puedan ser empleados mediante computadores y demás a través del uso de velocidades exorbitantes; y también otros dispositivos, como los Analog Front-End o AFE, los cuales ya cuentan con todo el sistema de adquisición preparado para que un ADC interno haga sus funciones. Esta propuesta de trabajo de grado busca abordar el requerimiento de la serialización de datos provenientes de estos conversores, cuyos relojes de operación cuentan con altas frecuencias, mediante el uso de una FPGA (requerimiento que ha sido planteado tanto en proyectos de mayor escala como el estudio de Neutrinos en el Deep Underground Neutrino Experiment DUNE, o de menor escala, como la medición de los efectos magneto-ópticos en superficies magnetizadas, conocido como MOKE) a fin de garantizar el envío de la información obtenida hasta un dispositivo electrónico que pueda leerlo y almacenarlo para un posterior estudio, permitiendo la generación de nuevo conocimiento y/o dar solución a planteamientos actualmente poco explorados. Se empleará la metodología de diseño presentada por George Dieter en el año 2012 en sinergia con la metodología Bottom-Up para creación de circuitos, planteando como objetivo la generación de un producto, más específicamente, de un sistema desarrollado para una FPGA Artix-7, teniendo en cuenta requerimientos de la aplicación, conceptos, diseños paramétricos, pruebas de banco y validaciones. Como resultados esperados, se busca realizar la implementación del sistema junto con una tarjeta de evaluación para el AFE5808A, incluyendo así diagramas de flujos y de bloques, y documentación respecto al mismo, cumpliendo a cabalidad con las especificaciones definidas inicialmente. Se espera que en un futuro el sistema pueda usarse en menor escala para la adquisición de datos en un proyecto MOKE.
Universidad EIA Biblioteca CROAI

Sede Las Palmas:

Calle 23 AA Sur Nro. 5-200, Kilómetro 2+200 Variante al Aeropuerto José María Córdova, Envigado-Antioquia.
Código Postal: 055428 Tel: (604) 354 90 90
Tel-2: 3187754729 Fax: (574) 386 11 60

Cómo llegar
Sistema DSPACE 7 - Metabiblioteca | logo