Please use this identifier to cite or link to this item: http://eia-dspace.metabiblioteca.com/handle/11190/135
Title: Diseño de un amplificador riel a riel con tecnología CMOS 0,18 μm
Other Titles: Design of a rail-to-rail amplifier with 0.18 μm technology
Desenho de um amplificador do trilho-a-trilho com tecnologia CMOS 0,18 μm
Issue Date: 13-Nov-2013
Abstract: This paper shows the full analysis, design and simulation of a 3.3 V CMOS input/output rail to rail or R-R operational amplifier using the design kit for the Synopsys tools. The technology used was CMOS TSMC 0.18μm whose cost is low for academic purposes. This paper details the complementary input stage R-R, the summing circuit and the R-R output stage class AB. At last the final layout and the results of simulation are shown.
Description: En este artículo se realiza el análisis, diseño y simulación de un amplificador rail to rail R-R (riel a riel) a la entrada y a la salida utilizando una fuente sencilla de 3,3 V. La tecnología usada fue CMOS TSMC de 0,18 μm, de bajo costo relativo para uso académico. El proceso de implementación se hizo con herramientas industrial Synopsys. En el artículo se detalla la etapa de entrada R-R complementaria, se describen el circuito sumador y la etapa de salida R-R clase AB. Finalmente, se muestran el layout definitivo y los resultados de la evaluación del diseño.
URI: http://hdl.handle.net/11190/135
Appears in Collections:Revista EIA

Files in This Item:
File Description SizeFormat 
REI00184.pdf2.16 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.